Docente
|
BALSI MARCO
(programma)
FONDAMENTI DI MISURE A MICROONDE: Richiami sulle grandezze e i parametri caratteristici dei circuiti a microonde, richiami sulla teoria per la valutazione dell’incertezza delle misure. Rapporto fra la descrizione di reti a microonde con parametri S e costanti concentrate.
ANALIZZATORE DI RETI: Analizzatore di reti scalare e vettoriale (VNA) struttura e funzionamento, calibrazione dell’analizzatore di reti, tecniche di calibrazione SOLT, TRL, misure nel dominio del tempo dirette ed indirette, filtraggio temporale (gating). ANALIZZATORE DI SPETTRO: struttura e funzionamento, parametri degli analizzatori di spettro.
MISURE SU RISONATORI: misura di modi in cavità, fattore di qualità ed accoppiamento.
MISURE DI CAMPO: misuratori di radiazione, misuratori di campo elettrico, misuratori di campo magnetico, misure di campo a banda larga, misure di campo a banda stretta.
Misure, utilizzando il VNA, di
- dispositivi a 1-porta: elementi concentrati R-L-C, risonatori, antenne;
- dispositivi a 2-porte: attenuatori, cavi, guide d’onda, filtri e amplificatori;
- dispositivi a 3-porte: divisori di potenza, circolatori;
- dispositivi a 4-porte: accoppiatori direzionali;
- riflettometria nel dominio del tempo
Misure, utilizzando lo SA, di
- oscillatori
- segnali modulati
- campo a banda stretta.
Esperienze di misura con analizzatore di rete vettoriale, analizzatore di spettro e generatore di forme d'onda sinusoidali e modulate. In particolare, sono effettuate misure su amplificatori, mixer, VCO, e PLL, e sono presi in considerazione segnali modulati in formato analogico (di ampiezza e di frequenza), e digitale (W-CDMA).
Requisiti di utente e specifiche.
Validazione e verifica.
Sietemi a microcontrollore. Reti e bus.
Il microcontrollore Arduino e il linguaggio Processing.
Interfacciamento di sensori e attuatori.
Progettazione, simulazione e sintesi di circuiti integrati digitali a livello RTL (linguaggio VHDL - programmi: Modelsim - Synplify). Sintesi di un circuito su FPGA.
- Scrittura di codice VHDL sintetizzabile
- Simulazione comportamentale tramite Modelsim
- Constraint e flusso di sintesi (translate, mapping, P&R) su FPGA tramite Synplify Pro
- Simulazione post sintesi e verifica dei vincoli temporali
Note e documentazione tecnica fornite dai docienti
|